高速DSP數(shù)據(jù)采集的信號完整性問題
(作者未知) 2009/5/15
摘要:深入研究高速數(shù)字電路設計中的信號完整性問題;分析電路中破壞信號完整性的原因;結合一個實際的DSP數(shù)據(jù)采集系統(tǒng)、闡述實現(xiàn)信號完整性的具體方案。
關鍵詞:信號完整性 ADSP21161 數(shù)據(jù)采集 噪聲控制
引言
當前,日漸精細的半導體工藝使得晶體管尺寸越來越小,因而器件的信號跳變也就越來越快,高速數(shù)字系統(tǒng)的快斜率瞬變和極高的工作頻率,以及很大的電路密集度,導致高速數(shù)字電路系統(tǒng)設計領域的信號完整性問題以及電磁兼容性問題日趨嚴重。破壞了信號完整性將直接導致信號失真、定時錯誤,以及產(chǎn)生不正確數(shù)據(jù)、地址和控制信號,從而千萬系統(tǒng)誤工作甚至導致系統(tǒng)崩潰。因此,信號完整性問題已經(jīng)越來越引起高速數(shù)字電路設計人員的關注。
1 信號完整性問題產(chǎn)生的機理
信號完整性的問題主要包括傳輸線效應,如反射、時延、振鈴、信號的過程與下沖以及信號之間的串擾等,涉及傳輸線上的信號質(zhì)量及信號定時的準確性。
良好的信號質(zhì)量是確保穩(wěn)定時序的關鍵。由于反射和串擾造成的信號質(zhì)量問題都很可能帶來時序的偏移和紊亂。例如,串擾會影響信號的傳播延遲,導致在時鐘的上升沿或下降沿處采不到準確的邏輯;反射會造成數(shù)據(jù)信號在邏輯門限附近波動,從而影響信號上升沿或下降沿變化;時鐘走線的干擾會造成一定的時鐘偏移。信號完整性分析與設計是最重要的高速PCB板級和系統(tǒng)級分析與設計手段,在硬件電路設計中扮演著越來越重要的作用。一個數(shù)字系統(tǒng)能否正確工作,其關鍵在于信號定時是否準確。信號定時和信號在傳輸線上的傳輸延遲與信號波形的損壞程度密切相關。信號傳輸延遲和波形破損的原因復雜多樣,但主要是以下三種原因破壞了信號的完整性。
①電源、地址噪聲。它主要是源自于電源路徑以及IC封裝所造成的分布電感的存在。當系統(tǒng)的速度愈快,同時轉(zhuǎn)換邏輯狀態(tài)的I/O引腳個數(shù)愈多時,會產(chǎn)生較大的瞬態(tài)電流,導致電源線上和地線睥電壓波動和變化,這就是平進所說的接地反彈。接地反彈是數(shù)字系統(tǒng)的幾個主要噪聲來源之一。接地反彈的噪聲常見的現(xiàn)象是,會造成系統(tǒng)的邏輯運作產(chǎn)生誤動作,尤其近年來日益風行的3.3V邏輯家族。
②串擾。信號在沿著傳輸線傳輸時,是以電磁波的形式傳輸?shù)。電磁波包含時變的電場和磁場。因為電磁場的能量主要是在傳輸線的外部,根據(jù)麥克斯韋方程知道,時變場會在周圍的傳輸線產(chǎn)生電壓和電流。那么對受到干擾的傳輸線而言,這個電壓和電流就是由串擾造成的。串擾主要源自兩相鄰導體之間所形成的互感與互容。串擾會隨著印刷電路板的繞線布局密度增加而越顯嚴重,尤其是長距離總線的布局,更容易發(fā)生串擾的現(xiàn)象。這種現(xiàn)象是經(jīng)由互容互感將能量由一個傳輸線耦合到相鄰傳輸線上的。
③反射。反射現(xiàn)象的原因是:信號傳輸線的兩端沒有適當?shù)淖杩蛊ヅ,印刷電路板上的分支布局產(chǎn)生特性阻抗的斷點,過孔的尺寸以及其它互連所造成的阻抗不連續(xù)。所謂特性阻抗是定義為,“當導線上流經(jīng)有高頻信號時,所呈現(xiàn)的電壓/電流比值”。那么對于確定的傳輸線而言,其特性阻抗為一個常數(shù)。信號的反射現(xiàn)象就是因為信號的驅(qū)動端和傳輸線的特性阻抗以及接收端的阻抗不一致所造成的。
2 保證信號完整性的方法
2.1 抑制接地反彈
通過以上分析可知,電源路么以及IP封裝所造成的分布電感是決定接地反彈的關鍵之一。要抑制接地反彈的影響,首先是減少IC封裝的分布電感。在考慮IC引腳的配置圖時,就應該將時鐘脈沖信號或數(shù)據(jù)/地址總線的引腳位置擺放在較靠近芯片的地方。其次,是采用分布電感量較小的IC封裝技術。表1列舉了幾種常見的IC封裝技術的分布電感量,可以看出表面貼片的封裝技術通常會比DIP封裝技術少30%的接地反彈;然后是降低印刷電路板端的分布電感量。由于電感與導體的長度成正比,與寬度成反比,所以在高速數(shù)字系統(tǒng)里大都采用多層板。其中會在里層擺放一個或一個以上的接地層,接地層面積相當寬廣,目的旨在減少其地端回路的電感量。另外,電路設計時應盡可能避免讓某個邏輯門驅(qū)動太多的負載。因為在數(shù)字電路若有多個并聯(lián)的邏輯裝置?傒斎腚娙菔菍⒚總邏輯裝置的輸入電容直接相加。
幾種IC封裝技術的分布電感與電容
IC封裝技術 分布電容/pF 分布電感/nH DIP封裝 0.41 2~18 PGA封裝 1 2 表面貼片封裝 1 1~12 Write Bond 0.5 1~2 TAB 0.6 1~6 PCB thru-hole via 1 1
2.2 解決串擾問題
信號之間由于電磁場的相互耦合而產(chǎn)生的不期望的噪聲電壓信號稱為信號串擾。“串擾”主要是源自兩相領導體之間的所形成的互感和互容。串擾超出一定的值將可能引發(fā)電路誤動作,從而導致系統(tǒng)無法正常工作。下面分別(未完,下一頁)
|