基于單片機(jī)的CPLD/FPGA被動(dòng)串行下載配置的實(shí)現(xiàn)
劉慶江,張曉光 2010/6/22
(中國礦業(yè)大學(xué) 信息與電氣工程學(xué)院江蘇 徐州221008)
摘 要:介紹采用AT89S2051單片機(jī)配合串行E2PROM存儲(chǔ)器,實(shí)現(xiàn)CPLD/FPGA器件的被動(dòng)串行模式的下載配置,闡述了其原理及軟硬件設(shè)計(jì)。
關(guān)鍵詞:CPLD/FPGA;單片機(jī);PS配置模式;E2PROM
1引言
隨著電子技術(shù)的發(fā)展,當(dāng)前數(shù)字系統(tǒng)的設(shè)計(jì)正朝著速度快、容量大、體積小、重量輕的方向發(fā)展。推動(dòng)該潮流迅猛發(fā)展的引擎就是日趨進(jìn)步和完善的高密度現(xiàn)場可編程邏輯器件設(shè)計(jì)技術(shù)。高密度現(xiàn)場可編程邏輯器件(CPLD/FPGA)能夠?qū)⒋罅窟壿嫻δ芗捎谝粋(gè)單片IC之中,對基于E2PROM(或Flash Memory)工藝的器件,配置數(shù)據(jù)在掉電后不會(huì)丟失,可以直接采用ByteBlaster并口下載電纜對他們進(jìn)行配置,但基于該架構(gòu)的器件的集成度較低,一般在10萬門以下;然而對基于SRAM工藝的器件,配置數(shù)據(jù)在器件掉電后會(huì)丟失,但基于該架構(gòu)的器件的集成度相對較高,一般在1萬門以上。
......
想了解更多內(nèi)容,請下載附件查看
附件下載:基于單片機(jī)的CPLD/FPGA被動(dòng)串行下載配置的實(shí)現(xiàn)
|