免费中文字幕午夜理论模特,久久午夜福利精品,国产精品久久久久中文,久久精品视频免费观看12

  • <object id="ysikk"><strike id="ysikk"></strike></object>
    <menu id="ysikk"><abbr id="ysikk"></abbr></menu>
    <ul id="ysikk"></ul>
    <tbody id="ysikk"></tbody>
  • <menu id="ysikk"><noscript id="ysikk"></noscript></menu>

    課件009logo 課件009網(wǎng)站
    首 頁 課 件 試 卷 教 案 畢業(yè)論文 圖書軟件 職教研究 期刊推介 會(huì)員中心 信息發(fā)布
    首頁 >> 教案 >> 電子電工教案 >> 微型原理及應(yīng)用I備課筆記
    微型原理及應(yīng)用I備課筆記
    資料類別
       電子電工教案
    課程(專業(yè))
      微型原理及應(yīng)用
    關(guān)鍵詞
      微型原理及應(yīng)用|備課筆記
    適用年級(jí)
      大學(xué)
    身份要求
      普通會(huì)員
    金 幣
      50 。金幣如何獲得?

    文件格式

      word
    文件大小
      1679K
    發(fā)布時(shí)間
      2012-05-03 18:56:00
    預(yù)覽文件
     
    下載次數(shù)
      1
    發(fā)布人   kj008
     內(nèi)容簡(jiǎn)介:     微型原理及應(yīng)用I備課筆記
       目 錄
      
       《微機(jī)原理及應(yīng)用I》教學(xué)大綱 I
       第1章 概述 - 1 -
       1.1計(jì)算機(jī)的發(fā)展與分類 - 1 -
       1.1.1計(jì)算機(jī)的發(fā)展簡(jiǎn)史 - 1 -
       1.1.2計(jì)算機(jī)系統(tǒng)的分類 - 2 -
       1.2微型計(jì)算機(jī)系統(tǒng) - 5 -
       1.2.1計(jì)算機(jī)的硬件系統(tǒng) - 5 -
       1.2.2計(jì)算機(jī)的軟件系統(tǒng) - 6 -
       1.2.3相同功能的軟硬件在邏輯上是等價(jià)的 - 7 -
       1.2.4計(jì)算機(jī)系統(tǒng)的性能評(píng)測(cè) - 7 -
       1.3微型機(jī)中數(shù)據(jù)的表示方法 - 8 -
       1.3.1數(shù)值數(shù)據(jù)的表示方法(數(shù)系簡(jiǎn)介) - 9 -
       1.3.2r進(jìn)制數(shù)之間的轉(zhuǎn)換 - 14 -
       1.3.3二進(jìn)制數(shù)的運(yùn)算規(guī)則 - 15 -
       1.3.4十進(jìn)制數(shù)的表示方法與運(yùn)算 - 16 -
       1.4微型機(jī)中數(shù)值數(shù)據(jù)的編碼方法 - 17 -
       1.4.1定點(diǎn)數(shù)與浮點(diǎn)數(shù) - 17 -
       1.4.2數(shù)值數(shù)據(jù)的編碼方法 - 18 -
       1.5符號(hào)數(shù)據(jù)的編碼方法 - 22 -
       1.5.1符號(hào)數(shù)據(jù)的編碼方法 - 22 -
       1.5.2Unicode編碼與GB18030 - 23 -
       1.5.3邏輯數(shù)據(jù)的表示 - 23 -
       第2章 8086微處理器 - 24 -
       2.18086微處理器的內(nèi)部結(jié)構(gòu) - 24 -
       2.1.1執(zhí)行單元(EU) - 25 -
       2.1.2總線接口單元(BIU) - 26 -
       2.1.38086CPU的寄存器組織 - 27 -
       2.28086CPU的外部引腳 - 29 -
       2.2.1最小/最大工作模式公用引腳。 - 30 -
       2.2.2最小模式下的引腳 - 32 -
       2.2.3最大模式下的引腳 - 33 -
       2.38086CPU的時(shí)序分析 - 34 -
       2.3.1指令周期、總線周期和時(shí)鐘周期(T狀態(tài)) - 34 -
       2.3.2總線讀寫操作時(shí)序 - 34 -
       2.480x86CPU簡(jiǎn)介 - 35 -
       2.4.180286微處理器 - 35 -
       2.4.280386微處理器 - 37 -
       2.4.380486微處理器 - 37 -
       2.4.4Pentium微處理器 - 37 -
       第3章 8086的指令系統(tǒng)與程序設(shè)計(jì) - 39 -
       3.1 8086的指令格式與尋址方式 - 39 -
       3.1.1指令格式 - 39 -
       3.1.2操作數(shù)的類型 - 40 -
       3.1.3尋址方式 - 41 -
       3.1.3存儲(chǔ)器尋址時(shí)的段約定 - 45 -
       3.2 8086的指令系統(tǒng) - 46 -
       3.2.1數(shù)據(jù)傳送類指令 - 46 -
       3.2.2算術(shù)運(yùn)算類指令 - 51 -
       3.2.3邏輯運(yùn)算類指令 - 58 -
       3.2.4 控制轉(zhuǎn)移類指令 - 62 -
       3.2.5串操作類指令 - 69 -
       3.2.6處理器控制類指令 - 71 -
       3.3 8086的匯編語言程序設(shè)計(jì) - 73 -
       3.3.1 匯編語言源程序的基本格式 - 79 -
       3.3.2 偽指令 - 73 -
       3.3.3宏操作指令和條件匯編 - 77 -
       3.3.4 匯編程序設(shè)計(jì) - 82 -
       3.3.5 系統(tǒng)功能調(diào)用 - 91 -
       3.4 8086匯編語言程序的上機(jī)過程 - 94 -
       第4章 存儲(chǔ)系統(tǒng) - 96 -
       4.1概述 - 96 -
       4.1.1存儲(chǔ)器的分類 - 96 -
       4.1.2存儲(chǔ)器的主要技術(shù)指標(biāo) - 97 -
       4.1.3存儲(chǔ)系統(tǒng)的層次結(jié)構(gòu) - 99 -
       4.2半導(dǎo)體存儲(chǔ)器 - 100 -
       4.2.1易失性半導(dǎo)體存儲(chǔ)器(RAM) - 100 -
       4.2.2非易失性半導(dǎo)體存儲(chǔ)器(廣義的ROM) - 104 -
       4.3半導(dǎo)體存儲(chǔ)器與CPU的連接 - 105 -
       4.3.1存儲(chǔ)器容量的擴(kuò)展(以SRAM為例) - 105 -
       4.3.2半導(dǎo)體存儲(chǔ)器接口中應(yīng)考慮的幾個(gè)問題 - 106 -
       4.3.3 CPU與半導(dǎo)體存儲(chǔ)器的連接 - 109 -
       4.4輔助存儲(chǔ)器 - 112 -
       4.4.1硬磁盤存儲(chǔ)器 - 112 -
       4.4.2光盤存儲(chǔ)器 - 117 -
       4.4.3固態(tài)盤存儲(chǔ)器 - 119 -
       第5章 基本輸入輸出系統(tǒng) - 121 -
       5.1 概述 - 121 -
       5.1.1 接口的基本概念 - 121 -
       5.1.2 設(shè)備控制器(I/O接口)的基本功能 - 122 -
       5.2 IO端口的編址方式 - 124 -
       5.2.1 I/O端口的概念 - 124 -
       5.2.2 IO端口的編址方式 - 125 -
       5.2.3 I/O端口地址譯碼 - 126 -
       5.3 I/O接口與外部設(shè)備之間的數(shù)據(jù)傳送方式 - 128 -
       5.4 CPU與I/O接口之間的數(shù)據(jù)傳送方式 - 129 -
       5.4.1、無條件傳送方式 - 129 -
       5.4.2、查詢傳送方式 - 130 -
       5.4.3、程序中斷方式 - 132 -
       5.4.4、直接存儲(chǔ)器存取(DMA)方式 - 134 -
       第6章 中斷與定時(shí)計(jì)數(shù)器接口 - 137 -
       6.1概述 - 137 -
       6.1.1 中斷的基本概念 - 137 -
       6.1.2 中斷響應(yīng)過程 - 139 -
       6.1.3 中斷優(yōu)先級(jí)(中斷優(yōu)先權(quán)) - 140 -
       6.1.4 中斷的嵌套 - 142 -
       6.2 8086/8088的中斷系統(tǒng) - 142 -
       6.2.1 外部中斷 - 142 -
       6.2.2 軟中斷 - 143 -
       6.2.3 內(nèi)部中斷 - 146 -
       6.2.4 中斷向量表(又稱中斷指針表) - 147 -
       6.2.5 中斷響應(yīng)和處理過程 - 147 -
       6.2.6 中斷程序設(shè)計(jì) - 148 -
       6.3 可編程中斷控制器8259A - 149 -
       6.3.1 8259A的功能 - 149 -
       6.3.2 8259A的外部特性與內(nèi)部邏輯 - 150 -
       6.3.3 8259A的工作方式 - 152 -
       6.3.4 8259A的編程命令字 - 153 -
       6.3.5 8259A的初始化編程 - 156 -
       6.3.6 中斷向量的修改 - 159 -
       6.4 可編程定時(shí)/計(jì)數(shù)器8253 - 161 -
       6.4.1 8253的外部特性與內(nèi)部邏輯 - 161 -
       6.4.2 編程命令 - 164 -
       6.4.3 工作方式及特點(diǎn) - 167 -
       第7章 串并行通信接口 - 173 -
       7.1概述 - 173 -
       7.1.1并行接口 - 173 -
       7.1.2串行接口 - 175 -
       7.2 并行接口芯片8255A - 184 -
       7.2.1 8255A的內(nèi)部結(jié)構(gòu)和引腳信號(hào) - 184 -
       7.2.2 8255A的控制字 - 186 -
       7.2.3 8255A的工作方式 - 187 -
       7.2.4 8255A的應(yīng)用 - 190 -
       7.3可編程串行接口芯片8251A - 193 -
       第8章 模擬電路接口 - 202 -
       8.1 D/A轉(zhuǎn)換器的基本原理與接口方法 - 202 -
       8.1.1 D/A轉(zhuǎn)換器的基本原理 - 202 -
       8.1.2 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo) - 203 -
       8.1.3 D/A轉(zhuǎn)換器的連接特性 - 204 -
       8.1.4 D/A轉(zhuǎn)換器的接口方法 - 205 -
       8.2 DAC0832 系列集成D/A轉(zhuǎn)換器 - 205 -
       8.2.1 DAC0832 主要特性 - 205 -
       8.2.2 DAC0832 內(nèi)部結(jié)構(gòu)及外部引腳 - 206 -
       8.2.3 DAC0832 的接口設(shè)計(jì) - 207 -
       8.3 A/D轉(zhuǎn)換器的基本原理與接口方法 - 209 -
       8.3.1 A/D轉(zhuǎn)換器的基本原理 - 209 -
       8.3.2 A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo) - 210 -
       8.3.3 A/D轉(zhuǎn)換器的外部特性 - 211 -
       8.3.4 A/D轉(zhuǎn)換器與微處理器的接口方法 - 212 -
       8.4 ADC0809系列 A/D轉(zhuǎn)換器 - 214 -
       8.4.1 內(nèi)部結(jié)構(gòu)及外部引腳 - 214 -
       8.4.2 中斷方式的接口設(shè)計(jì)(P280-286) - 215 -
       第9章 PC機(jī)總線技術(shù) - 217 -
       9.1 總線的基本概念 - 217 -
       9.2 總線的分類 - 218 -
       9.3 總線特性及性能指標(biāo) - 219 -
       9.3.l 總線標(biāo)準(zhǔn) - 219 -
       9.3.2 總線標(biāo)準(zhǔn)的四大特性 - 220 -
       9.3.3 總線性能指標(biāo) - 220 -
       9.4 總線結(jié)構(gòu) - 221 -
       9.5 總線控制 - 222 -
       第10章 微型計(jì)算機(jī)系統(tǒng) - 225 -
       10.1 概述 - 225 -
       10.2 系統(tǒng)控制邏輯及控制芯片組 - 226 -
       10.2.1 什么是系統(tǒng)控制邏輯及控制芯片組 - 226 -
       10.2.2 早期的芯片組 - 226 -
       10.2.3 采用北橋/南橋體系結(jié)構(gòu)的芯片組 - 226 -
       10.2.4 采用Hub體系結(jié)構(gòu)的芯片組 - 228 -
       10.3 內(nèi) 存 條 - 228 -
       10.3.1 內(nèi)存芯片Bank與芯片容量的新表示 - 229 -
       10.3.2 內(nèi)存條的組成 - 229 -
       10.4 主 板 - 230 -

     相關(guān)說明:
      1. 如您下載的資料不止一份,建議您注冊(cè)成為本站會(huì)員。會(huì)員請(qǐng)登錄后下載。
      2. 會(huì)員購買金幣50元以下,0.7元/個(gè),50元以上,0.5元/個(gè)。具體請(qǐng)看:下載與付款。
      3. 會(huì)員48小時(shí)內(nèi)下載同一文件,不重復(fù)扣金幣。
      4. 下載后請(qǐng)用WinRAR WinZIP解壓縮后使用。
      5. 如仍有其他下載問題,請(qǐng)看常見問題解答。

     下載地址:

       

    相關(guān)教案
    1 微型原理及應(yīng)用I備課筆記
    2 微型原理及應(yīng)用I實(shí)驗(yàn)指導(dǎo)書
    3 《可編程序控制器原理及應(yīng)用》備課筆
    4 《可編程序控制器原理及應(yīng)用》備課筆
    5 《可編程序控制器原理及應(yīng)用》備課筆
    6 電力拖動(dòng)備課筆記(2009 學(xué)年第
    7 江蘇食品職業(yè)技術(shù)學(xué)院模擬電子技術(shù)備
    8 淮安信息職業(yè)技術(shù)學(xué)院數(shù)子電子備課筆
    9 華中科技大學(xué)控制科學(xué)與工程系模式識(shí)
    10 模式識(shí)別概論備課筆記(全套)
    推薦教案
    1 交通信號(hào)燈控制系統(tǒng)的PLC編程與調(diào)
    2 過程裝備控制技術(shù)及應(yīng)用教案
    3 自動(dòng)控制原理教案(1-4章)
    4 《電子設(shè)計(jì)競(jìng)賽》綜合實(shí)驗(yàn)題目
    5 單片機(jī)電子教案
    6 《電子CAD》課程實(shí)習(xí)任務(wù)書&實(shí)習(xí)
    7 電路基礎(chǔ)
    8 《自動(dòng)控制系統(tǒng)》課程設(shè)計(jì)指導(dǎo)書
    9 電機(jī)教案
    10 nKDE-51 單片機(jī)實(shí)驗(yàn)教學(xué)系統(tǒng)
    11 《電工工藝學(xué)》教案
    12 通信各專業(yè)教學(xué)大綱

    網(wǎng)友評(píng)論(點(diǎn)擊發(fā)表評(píng)論
    序號(hào)評(píng)論人評(píng)論內(nèi)容時(shí)間


    設(shè)為首頁  加入收藏  下載與付款  上傳課件  資料征集  論壇與信息發(fā)布  期刊雜志推介  免責(zé)聲明  常見問題   分類說明  聯(lián)系本站  會(huì)員登錄
    課件009教育資源網(wǎng) 版權(quán)所有