交通燈控制系統(tǒng)的研制
|
資料類別
|
電子電工畢業(yè)論文(設(shè)計) |
|
課程(專業(yè))
|
電子信息工程 |
關(guān)鍵詞
|
交通燈控制器|交通燈控制系統(tǒng) |
適用年級
|
大學(xué) |
身份要求
|
普通會員 |
金 幣
|
60 。金幣如何獲得?) |
文件格式
|
word |
文件大小
|
735K |
發(fā)布時間
|
2009-02-24 19:12:00 |
預(yù)覽文件
|
無 |
下載次數(shù)
|
8 |
發(fā)布人 |
kj008 |
內(nèi)容簡介:
畢業(yè)設(shè)計 交通燈控制系統(tǒng)的研制,共49頁,21780字,附開題報告
中文摘要:
傳統(tǒng)的交通燈控制器多數(shù)由單片機或可編程序控制器來實現(xiàn),本文論述了交通燈控制系統(tǒng)的實現(xiàn)方法,利用ALTERA公司的FPGA芯片完成交通信號燈的設(shè)計,顯示交通信號燈的狀態(tài)和等待剩余時間,本設(shè)計主要包括以VHDL硬件描述語言編寫的交通燈控制系統(tǒng)的源程序,在ALTERA公司的EDA軟件平臺MAX+PLUSⅡ環(huán)境下通過了編譯、仿真,并下載到FPGA器件上進(jìn)行編程制作,最終實現(xiàn)了交通燈系統(tǒng)的控制過程。
通過試驗表明,在設(shè)計中采用EDA技術(shù),應(yīng)用目前廣泛應(yīng)用的VHDL硬件電路描述語言,實現(xiàn)交通燈系統(tǒng)控制器的設(shè)計,利用MAXPLUSⅡ集成開發(fā)環(huán)境進(jìn)行綜合、仿真,并下載到FPGA 芯片中,完成系統(tǒng)的控制作用,不需要硬件電路的支持,既縮短了研發(fā)周期,又大大節(jié)約了成本。
關(guān)鍵字 交通燈控制器 EDA VHDL FPGA
目 錄
1 緒論………………………………………………………………………………………………1
1.1 國內(nèi)外發(fā)展?fàn)顩r…………………………………………………………………1
1.2 選題背景及意義……………………………………………………………………3
1.3 本文的研究思路和方法……………………………………………………………5
1.4 章節(jié)安排……………………………………………………………………………5
2 總體方案論證………………………………………………………………………6
2.1 方案比較……………………………………………………………………………6
2.2 方案選擇……………………………………………………………………………9
3 EDA技術(shù)概述………………………………………………………………………11
3.1 FPGA簡介……………………………………………………………………11
3.2 Altera的IP核……………………………………………………………………15
3.3 VHDL語言簡介…………………………………………………………………17
3.4 MAX+PLUSⅡ簡介………………………………………………………………………18
4 系統(tǒng)設(shè)計……………………………………………………………………………21
4.1 系統(tǒng)分析…………………………………………………………………………21
4.2 系統(tǒng)各模塊設(shè)計與仿真…………………………………………………………27
5 總體模塊仿真與硬件電路設(shè)計……………………………………………………44
5.1 總體模塊仿真…………………………………………………………………44
5.2 硬件電路實現(xiàn)………………………………………………………………………………46
結(jié)束語 …………………………………………………………………………………47
致謝 ……………………………………………………………………………………48
參考文獻(xiàn)………………………………………………………………………………49
相關(guān)說明:
1. 如您下載的資料不止一份,建議您注冊成為本站會員。會員請登錄后下載。
2. 會員購買金幣50元以下,0.7元/個,50元以上,0.5元/個。具體請看:下載與付款。
3. 會員48小時內(nèi)下載同一文件,不重復(fù)扣金幣。
4. 下載后請用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請看常見問題解答。
下載地址:
|
|
相關(guān)畢業(yè)論文(設(shè)計) |
|
推薦畢業(yè)論文(設(shè)計) |
|
|
|
|