基于FPGA的汽車尾燈設(shè)計
|
資料類別
|
電子電工畢業(yè)論文(設(shè)計) |
|
課程(專業(yè))
|
電子技術(shù) |
關(guān)鍵詞
|
FPGA|汽車尾燈控制系統(tǒng) |
適用年級
|
大專 |
身份要求
|
普通會員 |
金 幣
|
60 。金幣如何獲得?) |
文件格式
|
word |
文件大小
|
608K |
發(fā)布時間
|
2009-06-16 10:31:00 |
預(yù)覽文件
|
無 |
下載次數(shù)
|
2 |
發(fā)布人 |
lj |
內(nèi)容簡介:
畢業(yè)設(shè)計 基于FPGA的汽車尾燈設(shè)計,共35頁,13799字
摘要 汽車尾燈控制系統(tǒng)設(shè)計主要實現(xiàn)對汽車尾燈的工作觸發(fā)狀態(tài)進(jìn)行設(shè)計,基于FPGA/CPLD開發(fā)設(shè)計數(shù)字系統(tǒng)設(shè)計的汽車尾燈控制系統(tǒng)電路簡單、可靠性好,而且EDA工具可以在硬件條件不足的情況下對其進(jìn)行編譯、綜合、布線,可實現(xiàn)大致地系統(tǒng)仿真。本系統(tǒng)使用Verilog-HDL語言編寫,可控制10個5組汽車尾燈燈,讓其按控制要求變化。最后,通過Quartus II進(jìn)行軟件仿真測試和進(jìn)行硬件驗證,使整個設(shè)計更加緊湊、穩(wěn)定且可靠。
關(guān)鍵詞 FPGA 汽車尾燈控制系統(tǒng) VHDL QuartusⅡ
目錄
1 引言 1
1.1項目背景 2
1.2 本設(shè)計的主要工作 2
2 FPGA器件與VHDL語言 3
2.1 FPGA概述 3
2.1.1 FPGA的基本結(jié)構(gòu) 4
2.1.2 FPGA的編程技術(shù) 7
2.1.3 FPGA的發(fā)展趨勢 8
2.2 VHDL的基本概念 8
2.2.1 VHDL語言的介紹 8
2.2.2 VHDL的特點 9
2.2.3 VHDL的基本結(jié)構(gòu) 10
3汽車尾燈控制器模塊的設(shè)計與實現(xiàn) 12
3.1 軟件的設(shè)計 12
3.1.1 功能設(shè)計的具體要求 12
3.1.2 硬件設(shè)計思路 13
3.1.3 軟件設(shè)計思路 15
3.1.4 源程序的說明 16
3.2 系統(tǒng)的仿真實現(xiàn)和驗證 19
3.2.1 仿真軟件QuartusⅡ概述 19
3.2.2 QuartusⅡ的設(shè)計流程和設(shè)計環(huán)境 21
3.2.3 QuartusⅡ仿真的使用說明 23
3.2.4 軟件的仿真和實現(xiàn) 25
3.2.5 硬件的驗證 26
4結(jié)論 28
謝辭 30
參考文獻(xiàn) 31
相關(guān)說明:
1. 如您下載的資料不止一份,建議您注冊成為本站會員。會員請登錄后下載。
2. 會員購買金幣50元以下,0.7元/個,50元以上,0.5元/個。具體請看:下載與付款。
3. 會員48小時內(nèi)下載同一文件,不重復(fù)扣金幣。
4. 下載后請用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請看常見問題解答。
下載地址:
|
|
相關(guān)畢業(yè)論文(設(shè)計) |
|
推薦畢業(yè)論文(設(shè)計) |
|
|
|
|