基于ISP技術的數(shù)字秒表設計
|
資料類別
|
電子電工畢業(yè)論文(設計) |
|
課程(專業(yè))
|
電子技術 |
關鍵詞
|
計數(shù)器|ISPLSI1032E |
適用年級
|
大學 |
身份要求
|
普通會員 |
金 幣
|
46 (金幣如何獲得?) |
文件格式
|
word |
文件大小
|
54K |
發(fā)布時間
|
2010-01-12 17:33:00 |
預覽文件
|
無 |
下載次數(shù)
|
0 |
發(fā)布人 |
zxx010 |
內容簡介:
畢業(yè)設計 基于ISP技術的數(shù)字秒表設計 共36頁,14033字
目錄
第1章 緒論………………………………………………………………………………3
第2章 數(shù)字秒表的基本概念…………………………………………………………7
2.1 計數(shù)器的基本概念…………………………………………………………………7
2.2 分頻器的基本概念…………………………………………………………………8
第3章 在系統(tǒng)可編程邏輯器件………………………………………………………8
3.1 ispLSI1032E器件的電路結構、工作原理和編程………………………………8
3.1.1 電路結構……………………………………………………………………8
3.1.2 工作原理……………………………………………………………………9
3.1.3 編程………………………………………………………………………13
3.2 PLD器件的設計步驟……………………………………………………………14
第4章 用VHDL語言設計數(shù)字秒表…………………………………………………15
4.1 計數(shù)器的VHDL語言設計…………………………………………………………15
4.2 數(shù)字秒表的VHDL語言設計………………………………………………………21
4.2.1 設計思路…………………………………………………………………21
4.2.2 數(shù)字秒表的VHDL源程序…………………………………………………22
4.2.3 顯示電路…………………………………………………………………25
第5章 用ABEL_HDL語言設計數(shù)字秒表…………………………………………………26
5.1 系統(tǒng)設計方案論證………………………………………………………………26
5.2 系統(tǒng)功能描述……………………………………………………………………27
5.3 數(shù)字秒表的頂層電路原理圖……………………………………………………27
5.4 數(shù)字秒表的ABEL_HDL源程序…………………………………………………28
第6章 致謝……………………………………………………………………………34
第7章 參考文獻………………………………………………………………………35
摘 要:這次畢業(yè)設計主要以可編程器件ispLSI1032E器件為設計核心單元,利用兩種硬件描述語言ABEL_HDL和VHDL對其進行編程,實現(xiàn)數(shù)字秒表的設計,其中ABEL_HDL和VHDL語言實現(xiàn)方法改變了傳統(tǒng)的數(shù)字系統(tǒng)設計方法,傳統(tǒng)的數(shù)字系統(tǒng)設計方法只能對電路板進行設計,通過設計電路來實現(xiàn)系統(tǒng)功能,采用可編程器件則可以對器件進行設計,是基于芯片的設計方法。其優(yōu)點是管腳定義靈活,減輕了電路圖設計和電路板設計的工作量和難度,從而有效地增強了設計的靈活性,提高了工作效率。設計過程中還使用了計數(shù)器和分頻器,實現(xiàn)對數(shù)字秒表的進制計數(shù),其中要使用到2個6進制計數(shù)器和4個10進制計數(shù)器,分別對分鐘、秒、毫秒進行計數(shù)。分頻器對標準頻率進行分頻產(chǎn)生系統(tǒng)所需的100Hz頻率,利用硬件描述語言即可實現(xiàn);谝陨系钠骷驼Z言即可完成對數(shù)字秒表的設計。
關鍵字:ABEL_HDL,VHDL,ISPLSI1032E,數(shù)字秒表。
相關說明:
1. 如您下載的資料不止一份,建議您注冊成為本站會員。會員請登錄后下載。
2. 會員購買金幣50元以下,0.7元/個,50元以上,0.5元/個。具體請看:下載與付款。
3. 會員48小時內下載同一文件,不重復扣金幣。
4. 下載后請用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請看常見問題解答。
下載地址:
|
|
相關畢業(yè)論文(設計) |
|
推薦畢業(yè)論文(設計) |
|
|
|
|