基于ISP技術及VHDL語言的數(shù)字電子鐘設計
|
資料類別
|
電子電工畢業(yè)論文(設計) |
|
課程(專業(yè))
|
電子技術 |
關鍵詞
|
數(shù)字電子鐘|ispLSI1032E |
適用年級
|
大學 |
身份要求
|
普通會員 |
金 幣
|
55 。金幣如何獲得?) |
文件格式
|
word |
文件大小
|
74K |
發(fā)布時間
|
2010-01-12 17:41:00 |
預覽文件
|
無 |
下載次數(shù)
|
0 |
發(fā)布人 |
zxx010 |
內容簡介:
畢業(yè)設計 基于ISP技術及VHDL語言的數(shù)字電子鐘設計 共54頁,16132字。
目 錄
摘要及關鍵詞………………………………………………………………1
第1章 緒論………………………………………………………………1
第2章 器件結構…………………………………………………………
2.1 ispLSI1032E器件內部結構介紹
第3章 用VHDL語言設計數(shù)字電子鐘
3 .1 計數(shù)器的基本原理
3 .2 計數(shù)器的VHDL實現(xiàn)
3 .3 數(shù)字電子鐘的VHDL語言設計:
3.3.1 8分頻計數(shù)器模塊CBU8
3.3.2 60進制計數(shù)器模塊COUNT60
3.3.3 12進制計數(shù)器模塊COUNT12
3.3.4 電路原理圖
第4章 用ABEL-HDL語言設計數(shù)字電子鐘
4 .1 系統(tǒng)設計與方案論證
4 .2 系統(tǒng)功能描述
4. 3 設計
4.3.1 時鐘分頻模塊
4.3.2 狀態(tài)控制模塊
4.3.3 計數(shù)器模塊
4.3.4 報時報警模塊
4.3.5 置零模塊
第5章 譯碼顯示
第6章 設計總結
參考文獻
致謝
摘要及關鍵詞
摘 要:本文在ISP Synario System 開發(fā)系統(tǒng)環(huán)境下運用VHDL硬件描述語言和ABEL-HDL語言及電路原理圖混合輸入方式的基礎上,設計一個能夠顯示小時,分鐘和秒,具有小時和分鐘調整功能的數(shù)字電子鐘。這次畢業(yè)設計主要以可編程器件ispLSI1032E器件為設計核心單元,利用兩種硬件描述語言ABEL_HDL和VHDL對其進行編程,實現(xiàn)多功能數(shù)字電子鐘的設計。設計過程中還使用了計數(shù)器和分頻器,實現(xiàn)對數(shù)字電子鐘的進制計數(shù),其中要使用到2個6進制計數(shù)器和4個10進制計數(shù)器,分別對分鐘、秒、毫秒進行計數(shù)。分頻器對標準頻率進行分頻產(chǎn)生系統(tǒng)所需的100Hz頻率,利用硬件描述語言即可實現(xiàn);谝陨系钠骷驼Z言即可完成對數(shù)字秒表的設計。
關鍵詞:數(shù)字電子鐘,VHDL,ABEL-HDL,ispLSI1032E。
相關說明:
1. 如您下載的資料不止一份,建議您注冊成為本站會員。會員請登錄后下載。
2. 會員購買金幣50元以下,0.7元/個,50元以上,0.5元/個。具體請看:下載與付款。
3. 會員48小時內下載同一文件,不重復扣金幣。
4. 下載后請用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請看常見問題解答。
下載地址:
|
|
相關畢業(yè)論文(設計) |
|
推薦畢業(yè)論文(設計) |
|
|
|
|