基于FPGA的語音通信電路的設(shè)計(jì)
|
資料類別
|
電子電工畢業(yè)論文(設(shè)計(jì)) |
|
課程(專業(yè))
|
電子設(shè)計(jì) |
關(guān)鍵詞
|
FPGA|可編程邏輯器件 |
適用年級
|
大學(xué) |
身份要求
|
普通會(huì)員 |
金 幣
|
40 。金幣如何獲得?) |
文件格式
|
word |
文件大小
|
408K |
發(fā)布時(shí)間
|
2010-04-22 21:55:00 |
預(yù)覽文件
|
無 |
下載次數(shù)
|
4 |
發(fā)布人 |
zxx010 |
內(nèi)容簡介:
畢業(yè)設(shè)計(jì) 基于FPGA的語音通信電路的設(shè)計(jì) 共29頁,10357字。
摘 要
現(xiàn)場可編程門陣列(FPGA)在現(xiàn)代數(shù)字電路設(shè)計(jì)中發(fā)揮著越來越重要的作用。從設(shè)計(jì)簡單的接口電路到設(shè)計(jì)復(fù)雜的狀態(tài)機(jī),甚至設(shè)計(jì)片上系統(tǒng),F(xiàn)PGA 所扮演的角色已經(jīng)不容忽視。
本文設(shè)計(jì)的數(shù)字語音通信電路采用硬件描述語言VHDL來編程,利用FPGA平臺(tái)來實(shí)現(xiàn)其功能。系統(tǒng)由通話控制模塊、A/D接口模塊、譯碼控制器模塊、濾波器模塊、分頻模塊、多路選擇器模塊和七段LED譯碼模塊構(gòu)成。
本系統(tǒng)能夠滿足語音通信電路的實(shí)時(shí)性要求并且方便升級,可以實(shí)現(xiàn)音頻方面的應(yīng)用,具有較高的實(shí)用及推廣價(jià)值。
關(guān)鍵詞:FPGA,可編程邏輯器件,硬件描述語言VHDL,語音通信,功能仿真
目 錄
摘 要 I
Abstract II
第一章 緒論 1
1.1 引言 1
1.2 問題的提出 1
1.3 論文各章節(jié)的安排 2
第二章 可編程邏輯器件 3
2.1 可編程邏輯器件的發(fā)展歷程 3
2.2 現(xiàn)場可編程邏輯門陣列FPGA 3
2.2.1 FPGA 簡介 3
2.2.2 FPGA的內(nèi)部結(jié)構(gòu) 4
2.3 硬件描述語言VHDL 6
2.3.1 VHDL語言的特點(diǎn) 7
2.3.2 VHDL 程序基本結(jié)構(gòu) 7
2.3.3 VHDL 工程設(shè)計(jì)流程 8
2.4 系統(tǒng)設(shè)計(jì)流程 9
第三章 語音通信技術(shù) 10
3.1 語音通信發(fā)展 10
3.2 語音的數(shù)字化過程 10
3.2.1 取樣過程 10
3.2.2 量化過程 11
3.2.3 編碼過程 11
3.3 語音解編碼技術(shù) 11
3.3.1 語音編碼壓縮技術(shù)分類 11
3.3.2 波形編碼 12
第四章 語音通信電路設(shè)計(jì)及調(diào)試 13
4.1 語音通信電路總體設(shè)計(jì) 13
4.2 數(shù)字通信電路的主要技術(shù)指標(biāo) 14
4.3 語音通信電路的功能模塊設(shè)計(jì) 14
4.3.1 通話控制模塊 14
4.3.2 A/D接口模塊 16
4.3.3 譯碼控制器模塊 17
4.3.4 濾波器模塊 18
4.3.5 分頻模塊 20
4.3.6 多路選擇器模塊 21
4.3.7 七段LED譯碼模塊 22
第五章 總結(jié) 24
參考文獻(xiàn) 25
致 謝 26
相關(guān)說明:
1. 如您下載的資料不止一份,建議您注冊成為本站會(huì)員。會(huì)員請登錄后下載。
2. 會(huì)員購買金幣50元以下,0.7元/個(gè),50元以上,0.5元/個(gè)。具體請看:下載與付款。
3. 會(huì)員48小時(shí)內(nèi)下載同一文件,不重復(fù)扣金幣。
4. 下載后請用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請看常見問題解答。
下載地址:
|
|
相關(guān)畢業(yè)論文(設(shè)計(jì)) |
|
推薦畢業(yè)論文(設(shè)計(jì)) |
|
|
|
|