基于FPGA的FIR帶通濾波器的設(shè)計(jì)
|
資料類別
|
電子電工畢業(yè)論文(設(shè)計(jì)) |
|
課程(專業(yè))
|
電氣工程及其自動(dòng)化 |
關(guān)鍵詞
|
FPGA|FIR濾波器 |
適用年級
|
大學(xué) |
身份要求
|
普通會(huì)員 |
金 幣
|
80 (金幣如何獲得?) |
文件格式
|
Word |
文件大小
|
282K |
發(fā)布時(shí)間
|
2010-06-16 19:14:00 |
預(yù)覽文件
|
無 |
下載次數(shù)
|
0 |
發(fā)布人 |
lj |
內(nèi)容簡介:
畢業(yè)設(shè)計(jì) 基于FPGA的FIR帶通濾波器的設(shè)計(jì),共41頁,18613字
摘要:FIR濾波器是數(shù)字信號處理中常用部件,它的最大優(yōu)點(diǎn)在于:設(shè)計(jì)任何幅頻特性時(shí),可以具備嚴(yán)格的線性相位,這一點(diǎn)對數(shù)字信號的實(shí)時(shí)處理非常關(guān)鍵。FPGA是常用的可編程器件,它所具有的查找表結(jié)構(gòu)非常適用于實(shí)現(xiàn)實(shí)時(shí)快速可靠的FIR濾波器,再加上VHDL語言靈活的描述方法以及與硬件無關(guān)的特點(diǎn),使得使用VHDL語言基于FPGA芯片實(shí)現(xiàn)FIR濾波器成為研究的方向。
本文正是圍繞硬件描述語言在數(shù)字硬件系統(tǒng)設(shè)計(jì)中的應(yīng)用來展開的。首先從傳統(tǒng)的數(shù)字硬件系統(tǒng)設(shè)計(jì)方法與采用硬件描述語言的數(shù)字硬件系統(tǒng)設(shè)計(jì)方法的特點(diǎn)出發(fā),重點(diǎn)介紹了分布式算法、基于ALTERA公司的四輸入查找表結(jié)構(gòu)的FPGA器件的FIR濾波器設(shè)計(jì)技術(shù)和結(jié)合先進(jìn)的EDA軟件進(jìn)行高效設(shè)計(jì)的方法和途徑。最后用MAX+PlusⅡ進(jìn)行了仿真。仿真結(jié)果表明該設(shè)計(jì)能滿足要求,設(shè)計(jì)效率高,對FPGA硬件資源的利用高效合理。
關(guān)鍵詞:FPGA;FIR濾波器;VHDL ;Booth算法
......
相關(guān)說明:
1. 如您下載的資料不止一份,建議您注冊成為本站會(huì)員。會(huì)員請登錄后下載。
2. 會(huì)員購買金幣50元以下,0.7元/個(gè),50元以上,0.5元/個(gè)。具體請看:下載與付款。
3. 會(huì)員48小時(shí)內(nèi)下載同一文件,不重復(fù)扣金幣。
4. 下載后請用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請看常見問題解答。
下載地址:
|
|
相關(guān)畢業(yè)論文(設(shè)計(jì)) |
|
推薦畢業(yè)論文(設(shè)計(jì)) |
|
|
|
|