8位數(shù)字頻率計(jì)
|
資料類別
|
電子電工畢業(yè)論文(設(shè)計(jì)) |
|
課程(專業(yè))
|
數(shù)字電子技術(shù) |
關(guān)鍵詞
|
數(shù)字頻率計(jì)|VHDL硬件描述語言 |
適用年級(jí)
|
大學(xué) |
身份要求
|
普通會(huì)員 |
金 幣
|
60 。金幣如何獲得?) |
文件格式
|
word |
文件大小
|
218K |
發(fā)布時(shí)間
|
2011-01-14 14:49:00 |
預(yù)覽文件
|
無 |
下載次數(shù)
|
1 |
發(fā)布人 |
kj008 |
內(nèi)容簡(jiǎn)介:
課程設(shè)計(jì) 8位數(shù)字頻率計(jì),正文共16頁,3807字。
目 錄
1.課程設(shè)計(jì)目的 ……………………………………………………………………1
2.題目描述…………………………………………………………………1
3.報(bào)告內(nèi)容 ………………………………………………………………………1
3.1設(shè)計(jì)思路 ………………………………………………………………………1
3.2課程設(shè)計(jì)報(bào)告內(nèi)容………………………………………………………………3
4.課程設(shè)計(jì)連線…………………………………………………………………………………4
5課程設(shè)計(jì)程序…………………………………………………………………………………5
6.引腳分配………………………………………………………………………12
7.參考文獻(xiàn)…………………………………………………………………………13
8.心得體會(huì)…………………………………………………………………………13
設(shè)計(jì)題目:8位數(shù)字頻率計(jì)
要求:熟悉掌握并編寫VHDL硬件描述語言,熟悉MAXPLUS開發(fā)軟件,熟悉電子系統(tǒng)模塊化設(shè)計(jì)的方法,利用ALTERA公司FPGA芯片ACEX EP1K30TC144-1完成對(duì)輸入信號(hào)頻率的測(cè)量,并用8位數(shù)碼管對(duì)測(cè)量的結(jié)果進(jìn)行顯示。
課程設(shè)計(jì)報(bào)告內(nèi)容部分應(yīng)該按照模塊進(jìn)行設(shè)計(jì)說明,在撰寫報(bào)告時(shí)應(yīng)該講清楚:
1、頻率測(cè)量原理
2、系統(tǒng)的設(shè)計(jì)思路和原理框圖
3、各個(gè)模塊的設(shè)計(jì)思路和方案,包括具體的VHDL程序等。
4、器件的選擇和引腳的分配等
相關(guān)說明:
1. 如您下載的資料不止一份,建議您注冊(cè)成為本站會(huì)員。會(huì)員請(qǐng)登錄后下載。
2. 會(huì)員購(gòu)買金幣50元以下,0.7元/個(gè),50元以上,0.5元/個(gè)。具體請(qǐng)看:下載與付款。
3. 會(huì)員48小時(shí)內(nèi)下載同一文件,不重復(fù)扣金幣。
4. 下載后請(qǐng)用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請(qǐng)看常見問題解答。
下載地址:
|
|
相關(guān)畢業(yè)論文(設(shè)計(jì)) |
|
推薦畢業(yè)論文(設(shè)計(jì)) |
|
|
|
|