廣西大學(xué)畢業(yè)設(shè)計(jì) 基于FPGA的電子琴演奏系統(tǒng)的設(shè)計(jì)
|
資料類別
|
電子電工畢業(yè)論文(設(shè)計(jì)) |
|
課程(專業(yè))
|
電子技術(shù) |
關(guān)鍵詞
|
電子琴|(zhì)FPGA |
適用年級(jí)
|
大學(xué) |
身份要求
|
普通會(huì)員 |
金 幣
|
80 (金幣如何獲得?) |
文件格式
|
word |
文件大小
|
605K |
發(fā)布時(shí)間
|
2011-06-16 14:34:00 |
預(yù)覽文件
|
無(wú) |
下載次數(shù)
|
4 |
發(fā)布人 |
lj |
內(nèi)容簡(jiǎn)介:
廣西大學(xué)畢業(yè)設(shè)計(jì) 基于FPGA的電子琴演奏系統(tǒng)的設(shè)計(jì),共44頁(yè),14146字
摘要
本文介紹了基于FPGA,在EDA開(kāi)發(fā)軟件Quartus II 7.2平臺(tái)上,采用VHDL層次化和模塊化的設(shè)計(jì)方法設(shè)計(jì)實(shí)現(xiàn)電子琴演奏系統(tǒng)的功能。本產(chǎn)品的特點(diǎn)是成本較低,性能穩(wěn)定,精度高,有一定的開(kāi)發(fā)價(jià)值。
電子琴的基本原理是利用數(shù)控分頻原理產(chǎn)生各個(gè)音符對(duì)應(yīng)的頻率,然后驅(qū)動(dòng)揚(yáng)聲器發(fā)出聲響。本文主要設(shè)計(jì)了兩個(gè)系統(tǒng):電子琴?gòu)椬嘞到y(tǒng)和樂(lè)曲自動(dòng)演奏系統(tǒng)。電子琴?gòu)椬嘞到y(tǒng)通過(guò)手動(dòng)輸入,使不同的音符對(duì)應(yīng)不同頻率的方波,按下不同的鍵時(shí)發(fā)出對(duì)應(yīng)頻率的聲音,使此電路具備了發(fā)出21個(gè)音符聲音的簡(jiǎn)易電子琴的功能;樂(lè)曲自動(dòng)演奏系統(tǒng)通過(guò)音符編碼的設(shè)計(jì)思想,在LPM_ROM預(yù)先定制音符數(shù)據(jù),通過(guò)音符控制輸出和音符譯碼電路等模塊設(shè)計(jì)實(shí)現(xiàn)了自由選擇及自動(dòng)播放三首樂(lè)曲的系統(tǒng)。在Quartus II 7.2軟件上進(jìn)行時(shí)序仿真,通過(guò)編譯、下載到FPGA芯片EP1C6Q240C8上調(diào)試運(yùn)行,進(jìn)行硬件測(cè)試后,驗(yàn)證了所設(shè)計(jì)的兩個(gè)系統(tǒng)達(dá)到了預(yù)先設(shè)計(jì)目標(biāo)。
文中敘述了利用VHDL設(shè)計(jì)的電子琴演奏系統(tǒng)的設(shè)計(jì)思路和分模塊實(shí)現(xiàn)的方法,詳細(xì)介紹了各模塊的設(shè)計(jì)方法。
關(guān)鍵詞:電子琴 FPGA EDA VHDL 數(shù)控分頻
目錄
第一章 緒論 1
1.1研究背景 1
1.2研究?jī)?nèi)容及系統(tǒng)的技術(shù)要求 1
1.3與設(shè)計(jì)相關(guān)的音樂(lè)知識(shí)簡(jiǎn)介 2
第二章 EDA概述 3
2.1可編程邏輯器件FPGA 3
2.2硬件描述語(yǔ)言VHDL 4
2.3開(kāi)發(fā)軟件Quartus II 4
第三章 電子琴?gòu)椬嘞到y(tǒng)的VHDL實(shí)現(xiàn)及仿真 5
3.1設(shè)計(jì)思路 5
3.2電子琴?gòu)椬嘞到y(tǒng)設(shè)計(jì)框圖 5
3.3分頻系數(shù)的計(jì)算 5
3.4音調(diào)發(fā)生模塊(tone)的VHDL實(shí)現(xiàn)及仿真 6
3.5數(shù)控分頻模塊(speaker)的VHDL實(shí)現(xiàn)及仿真 8
3.6頂層模塊(dianziqin)的VHDL實(shí)現(xiàn)及仿真 10
第四章 樂(lè)曲自動(dòng)演奏系統(tǒng)的VHDL實(shí)現(xiàn)及仿真 13
4.1設(shè)計(jì)思路 13
4.2樂(lè)曲自動(dòng)演奏系統(tǒng)設(shè)計(jì)框圖 13
4.3音樂(lè)數(shù)據(jù)ROM模塊 14
4.4分頻模塊(dve)的VHDL實(shí)現(xiàn)及仿真 15
4.5音符控制輸出模塊(notetabs)的VHDL實(shí)現(xiàn)及仿真 15
4.6音符譯碼電路(tonetaba)的VHDL實(shí)現(xiàn)及仿真 17
4.7數(shù)控分頻模塊(speaker)的VHDL實(shí)現(xiàn)及仿真 19
4.8頂層設(shè)計(jì)模塊(songer)的VHDL實(shí)現(xiàn)及仿真 20
第五章 系統(tǒng)硬件測(cè)試 22
5.1偉福EDA6000實(shí)驗(yàn)儀簡(jiǎn)介 22
5.2偉福EDA6000軟件簡(jiǎn)介 23
5.3硬件測(cè)試 24
總 結(jié) 28
參考文獻(xiàn) 29
致 謝 30
附錄 各模塊的VHDL描述 31
相關(guān)說(shuō)明:
1. 如您下載的資料不止一份,建議您注冊(cè)成為本站會(huì)員。會(huì)員請(qǐng)登錄后下載。
2. 會(huì)員購(gòu)買金幣50元以下,0.7元/個(gè),50元以上,0.5元/個(gè)。具體請(qǐng)看:下載與付款。
3. 會(huì)員48小時(shí)內(nèi)下載同一文件,不重復(fù)扣金幣。
4. 下載后請(qǐng)用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問(wèn)題,請(qǐng)看常見(jiàn)問(wèn)題解答。
下載地址:
|
|
相關(guān)畢業(yè)論文(設(shè)計(jì)) |
|
推薦畢業(yè)論文(設(shè)計(jì)) |
|
|
|
|