基于FPGA的波形發(fā)生器
|
資料類別
|
電子電工畢業(yè)論文(設(shè)計) |
|
課程(專業(yè))
|
電子技術(shù) |
關(guān)鍵詞
|
EDA|FPGA |
適用年級
|
大學 |
身份要求
|
普通會員 |
金 幣
|
60 。金幣如何獲得?) |
文件格式
|
word |
文件大小
|
209K |
發(fā)布時間
|
2011-12-21 19:14:00 |
預(yù)覽文件
|
無 |
下載次數(shù)
|
4 |
發(fā)布人 |
kj008 |
內(nèi)容簡介:
畢業(yè)論文 基于FPGA的波形發(fā)生器,33頁,10567字。
摘 要
隨著我國經(jīng)濟的快速增長,社會對電子產(chǎn)品的需求量也越來越大,目前,我國的電子產(chǎn)品市場正在迅速的發(fā)展壯大,前景廣闊。FPGA(現(xiàn)場可編程門陣列)在現(xiàn)代數(shù)字電路設(shè)計中發(fā)揮著越來越重要的作用。
目前,最通用的硬件描述語言有VHDL和VerilogHDL兩種,現(xiàn)在大多設(shè)計者都使用93年版標準的VHDL,并且通過了IEEE認定,成為世界范圍內(nèi)通用的數(shù)字系統(tǒng)設(shè)計標準。本課題設(shè)計是采用美國Altera公司的FLEX10K10器件,使用的是Altera公司的EDA軟件平臺Maxplus-II可編程邏輯器件開發(fā)軟件;贓DA工具的FPGA/CPLD的開發(fā)流程CPLD/FPGA器件的設(shè)計一般可分為設(shè)計輸入、設(shè)計實現(xiàn)和編程三個設(shè)計步驟:
1設(shè)計輸入方式主要由文本輸入和圖形輸入兩種,可根據(jù)需要選擇,也可混合輸入。EDA工具會自動檢查語法;
2設(shè)計實現(xiàn)階段EDA工具對設(shè)計文件進行編譯,進行邏輯綜合、優(yōu)化,并針對器件進行映射、布局、布線,產(chǎn)生相應(yīng)的適配文件;
3編程階段EDA軟件將適配文件配置到相應(yīng)的CPLD/FPGA器件中,使其能夠?qū)崿F(xiàn)預(yù)期的功能。
信號發(fā)生器是數(shù)字設(shè)備運能優(yōu)秀的信號發(fā)生器總是能夠帶來工作效率的大幅提升,使新產(chǎn)品有一個標準的信號源、損壞的系統(tǒng)得到正確校驗,不會被一些行工作中必不可少的一部分,沒有良好的脈沖信號源,最終就會導(dǎo)致系統(tǒng)不能夠正常工作,更不必談什么實現(xiàn)其它功能了。不論是處于開發(fā)還是故障檢修階段,輸出標準且性故障所蒙蔽。
關(guān)鍵詞:EDA;FPGA;Quartus II
ABSTRACT
With China’s rapid economic growth, social demand of electronic products are getting more and more serious, at present, our country electronic product market is fast development and growth and broad prospects. FPGA (field programmable gates array) in modern digital circuit design is playing a more and more important role.
At present, the most common hardware description language and VerilogHDL two VHDL, now most designers use 93 edition of VHDL standard, and passed the IEEE determination, as the world wide availability of digital system design standards. This topic design is by the United States FLEX10K10 device of Altera company, is using the EDA software platform Altera company Maxplus-II programmable logic devices development software. EDA tools based on FPGA/CPLD development process CPLD/FPGA device design can generally be divided into design input, design and programming realize three design steps:
1 design input methods mainly by the text input and graphic two kinds, can choose according to need, also can be mixed input. EDA tools will automatically check grammar;
2 design implementation EDA tools to compile the design documents, logic synthesis, optimization, and in the light of the device by mapping, layout and wiring, produce the corresponding adapter files; EDA software will stage
3 programming to the corresponding configuration file adaptation CPLD/FPGA device, which can achieve the desired function.
Signal generator is digital equipment operation of an essential part, no good impulse sources, eventually cause the system can not work normally, the more don’t have to talk about what other function realization. Whether in development or breakdown maintenance phase, standard and excellent performance of the output signal generator can always bring big increases in efficiency, make new products have a standard signal source, damage the system for the correct check, will not be blinded by some fault.
Keywords :EDA;FPGA;Quartus II
目 錄
第一章 軟件和背景介紹 …………………………………………………1頁
1.1 EDA技術(shù)…………………………………………………………1頁
1.2 FPGA的發(fā)展介紹及背景…………………………………………3頁
1.3 Quartus II軟件的介紹…………………………………………3頁
1.4 VHDL語言介紹……………………………………………………4頁
第二章 設(shè)計方案介紹………………………………………………………6頁
2.1 設(shè)計任務(wù) ………………………………………………………6頁
2.2 設(shè)計原理 ………………………………………………………6頁
2.3 設(shè)計思想 ………………………………………………………8頁
2.4 方案對比 ………………………………………………………8頁
2.4.1 方案一…………………………………………………8頁
2.4.2 方案二…………………………………………………9頁
2.4.3 方案三…………………………………………………9頁
第三章 具體實現(xiàn)…………………………………………………………11頁
3.1 波形產(chǎn)生………………………………………………………11頁
3.1.1 正弦波 ………………………………………………11頁
3.1.2 方波 …………………………………………………11頁
3.1.3 三角波 ………………………………………………12頁
3.1.4 鋸齒波 ………………………………………………13頁
3.2 頻率控制模塊…………………………………………………13頁
3.3 選擇波形模塊…………………………………………………14頁
第四章 調(diào)試和仿真 ………………………………………………………15頁
4.1 調(diào)試方法………………………………………………………15頁
4.1.1 硬件調(diào)試 ……………………………………………15頁
4.1.2 軟件調(diào)試 ……………………………………………15頁
4.1.3 綜合調(diào)試 ……………………………………………16頁
4.2 仿真結(jié)果………………………………………………………16頁
4.1.1 正玹波…………………………………………………16頁
4.1.2 方波……………………………………………………16頁
4.1.3 三角波…………………………………………………17頁 4.1.4 任意波形的地址端仿真圖……………………………17頁
4.3 綜合調(diào)試后的結(jié)果……………………………………………18頁
第五章 總結(jié) ………………………………………………………………20頁
參考文獻 …………………………………………………………………21頁
相關(guān)說明:
1. 如您下載的資料不止一份,建議您注冊成為本站會員。會員請登錄后下載。
2. 會員購買金幣50元以下,0.7元/個,50元以上,0.5元/個。具體請看:下載與付款。
3. 會員48小時內(nèi)下載同一文件,不重復(fù)扣金幣。
4. 下載后請用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請看常見問題解答。
下載地址:
|
|
相關(guān)畢業(yè)論文(設(shè)計) |
|
推薦畢業(yè)論文(設(shè)計) |
|
|
|
|