免费中文字幕午夜理论模特,久久午夜福利精品,国产精品久久久久中文,久久精品视频免费观看12

  • <object id="ysikk"><strike id="ysikk"></strike></object>
    <menu id="ysikk"><abbr id="ysikk"></abbr></menu>
    <ul id="ysikk"></ul>
    <tbody id="ysikk"></tbody>
  • <menu id="ysikk"><noscript id="ysikk"></noscript></menu>

    課件009logo 課件009網(wǎng)站
    首 頁(yè) 課 件 試 卷 教 案 畢業(yè)論文 圖書(shū)軟件 職教研究 期刊推介 會(huì)員中心 信息發(fā)布
    首頁(yè) >> 畢業(yè)論文(設(shè)計(jì)) >> 電子電工畢業(yè)論文(設(shè)計(jì)) >> 高速線材車間設(shè)計(jì)
    高速線材車間設(shè)計(jì)
    資料類別
       電子電工畢業(yè)論文(設(shè)計(jì))
    課程(專業(yè))
      機(jī)械設(shè)計(jì)
    關(guān)鍵詞
      VHDL|FPGA
    適用年級(jí)
      大學(xué)
    身份要求
      普通會(huì)員
    金 幣
      40 。金幣如何獲得?

    文件格式

      word
    文件大小
      98K
    發(fā)布時(shí)間
      2012-04-14 13:32:00
    預(yù)覽文件
      無(wú)
    下載次數(shù)
      1
    發(fā)布人   kj008
     內(nèi)容簡(jiǎn)介:     畢業(yè)論文 一種基于VHDL的數(shù)據(jù)采集系統(tǒng),說(shuō)明書(shū)共23頁(yè),9642字。
       摘要: 本文介紹了一種采用基于VHDL語(yǔ)言的一數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,數(shù)據(jù)采集是計(jì)算機(jī)與外部物理世界連接的橋梁,其重要性是十分顯著的。本論文以設(shè)計(jì)一個(gè)可以采集實(shí)驗(yàn)室室內(nèi)溫度、濕度等數(shù)據(jù)為主要方向,設(shè)計(jì)一款結(jié)構(gòu)簡(jiǎn)單、操作方便、高性價(jià)比的數(shù)據(jù)采集系統(tǒng)。從而達(dá)到學(xué)習(xí)有關(guān)VHDL的知識(shí)和提高解決實(shí)際問(wèn)題的能力從而達(dá)到學(xué)習(xí)、設(shè)計(jì)、開(kāi)發(fā)軟、硬的能力。并介紹了MAX+ PLUSII開(kāi)發(fā)軟件的仿真結(jié)果。
       關(guān)鍵詞: VHDL; FPGA;模數(shù)轉(zhuǎn)換; MAX+ PLUSII
      
       目錄
       摘要………………………………………………………………………………(1)
       Abstract …………………………………………………………………………(1)
       前言………………………………………………………………………………(2)
       1 VHDL簡(jiǎn)介和語(yǔ)言設(shè)計(jì)步驟 …………………………………………………… (2)
       1.1VHDL 簡(jiǎn)介…………………………………………………………………(2)
       1.2 VHDL語(yǔ)言進(jìn)行設(shè)計(jì)步驟…………………………………………………(3)
       2 系統(tǒng)設(shè)計(jì)方案…………………………………………………………………(4)
       3電路系統(tǒng)方案原理分析………………………………………………………(5)
       3.1數(shù)據(jù)輸入電路模塊………………………………………………………(5)
       3.2 A/D轉(zhuǎn)換模塊……………………………………………………………(6)
       3.2.1 A/D轉(zhuǎn)換簡(jiǎn)介及步驟……………………………………………(6)
       3.2.2 ADC0809簡(jiǎn)介……………………………………………………(7)
       3.2.3 ADC0809工作原理………………………………………………(10)
       3.2.4 AD轉(zhuǎn)換器的主要技術(shù)指標(biāo)……………………………………(12)
       3.3 系統(tǒng)控制模塊……………………………………………………………………(13)
       4 EDA及VHDL語(yǔ)言的發(fā)展前景…………………………………………………(18)
       5總結(jié)……………………………………………………………………………(19)
       參考文獻(xiàn)…………………………………………………………………………(20)
       附錄………………………………………………………………………………(21)
       致謝………………………………………………………………………………(22)

     相關(guān)說(shuō)明:
      1. 如您下載的資料不止一份,建議您注冊(cè)成為本站會(huì)員。會(huì)員請(qǐng)登錄后下載。
      2. 會(huì)員購(gòu)買金幣50元以下,0.7元/個(gè),50元以上,0.5元/個(gè)。具體請(qǐng)看:下載與付款
      3. 會(huì)員48小時(shí)內(nèi)下載同一文件,不重復(fù)扣金幣。
      4. 下載后請(qǐng)用WinRAR WinZIP解壓縮后使用。
      5. 如仍有其他下載問(wèn)題,請(qǐng)看常見(jiàn)問(wèn)題解答。

     下載地址:

       

    相關(guān)畢業(yè)論文(設(shè)計(jì))
    1 多功能電子鐘
    2 EDA課程設(shè)計(jì)報(bào)告 線性相位FIR
    3 高速線材車間設(shè)計(jì)
    4 基于FPGA的UART設(shè)計(jì)
    5 基于FPGA的IIR濾波器設(shè)計(jì)
    6 通用存儲(chǔ)器控制接口設(shè)計(jì)
    7 交通燈VHDL的設(shè)計(jì)
    8 基于FPGA的數(shù)字示波器的設(shè)計(jì)
    9 基于EDA的電子時(shí)鐘設(shè)計(jì)
    10 EDA技術(shù)與應(yīng)用課程論文 基于FP
    11 基于FPGA的等精度頻率計(jì)設(shè)計(jì)
    12 基于FPGA的8051IP核的設(shè)計(jì)
    13 8位數(shù)字頻率計(jì)
    14 基于FPGA的JPEG2000編碼
    15 《PLD技術(shù)》課程設(shè)計(jì) 利用VHD
    推薦畢業(yè)論文(設(shè)計(jì))
    1 論文 樓道觸摸延時(shí)開(kāi)關(guān)設(shè)計(jì)
    2 小功率調(diào)頻發(fā)射機(jī)設(shè)計(jì)
    3 畢業(yè)設(shè)計(jì)論文 數(shù)字鐘
    4 智能控制虛擬實(shí)驗(yàn)室
    5 畢業(yè)設(shè)計(jì)論文 熄焦車自動(dòng)定位模糊控
    6 磨礦溢流濃度控制策略研究
    7 自動(dòng)出售郵票機(jī)電路的設(shè)計(jì)
    8 AM/FM解調(diào)及其實(shí)現(xiàn)
    9 基于單片機(jī)的紅外線遙控鼠標(biāo)器設(shè)計(jì)
    10 電力變壓器故障檢測(cè)方法與應(yīng)用
    11 可用于金屬表面、具有L型槽線的RF
    12 自動(dòng)門控制系統(tǒng)

    網(wǎng)友評(píng)論(點(diǎn)擊發(fā)表評(píng)論
    序號(hào)評(píng)論人評(píng)論內(nèi)容時(shí)間


    設(shè)為首頁(yè)  加入收藏  下載與付款  上傳課件  資料征集  論壇與信息發(fā)布  期刊雜志推介  免責(zé)聲明  常見(jiàn)問(wèn)題   分類說(shuō)明  聯(lián)系本站  會(huì)員登錄
    課件009教育資源網(wǎng) 版權(quán)所有