DDS的VHDL語言實現(xiàn)及其高純譜研究
|
資料類別
|
電子電工畢業(yè)論文(設(shè)計) |
|
課程(專業(yè))
|
應(yīng)用電子 |
關(guān)鍵詞
|
高純譜|VHDL語言 |
適用年級
|
大學(xué) |
身份要求
|
普通會員 |
金 幣
|
60 。金幣如何獲得?) |
文件格式
|
word |
文件大小
|
1112K |
發(fā)布時間
|
2007-10-31 10:36:00 |
預(yù)覽文件
|
無 |
下載次數(shù)
|
7 |
發(fā)布人 |
kj008 |
內(nèi)容簡介:
畢業(yè)論文 DDS的VHDL語言實現(xiàn)及其高純譜研究,共32頁,15169字
內(nèi)容摘要:頻率合成技術(shù)在現(xiàn)代電子技術(shù)中具有重要的地位。在通信、雷達和導(dǎo)航等設(shè)備中,它可以作為干擾信號發(fā)生器;在測試設(shè)備中,可作為標(biāo)準(zhǔn)信號源,因此頻率合成器被人們稱為許多電子系統(tǒng)的“心臟”。直接數(shù)字頻率合成(DDS——Digital Direct Frequency Synthesis)技術(shù)是一種全新的頻率合成方法,是頻率合成技術(shù)的一次革命。本文主要分析了DDS的基本原理及其輸出頻譜特點,并采用VHDL語言在FPGA上實現(xiàn)。對于DDS的輸出頻譜,一個較大的缺點是:輸出雜散較大。針對這一缺點本文使用了兩個方法加以解決。首先是壓縮ROM查找表,在相同ROM容量的情況下,壓縮后相當(dāng)于把512點查找表擴展為2048點,過采樣的引入提高了DDS輸出譜的純度。其次,采用了相位隨機抖動技術(shù),引入了M序列作為DDS采樣輸出的相位隨機抖動,這個方法把原來的均勻查表抽樣變成為偽隨機非均勻抽樣,使得DDS輸出譜的雜散分量白化,同樣使輸出頻譜純度得到提高。本文最后用頻譜分析儀做了相關(guān)實驗測試,在實驗上驗證了設(shè)計思想。
關(guān)鍵詞:DDS FPGA VHDL M序列 頻譜
相關(guān)說明:
1. 如您下載的資料不止一份,建議您注冊成為本站會員。會員請登錄后下載。
2. 會員購買金幣50元以下,0.7元/個,50元以上,0.5元/個。具體請看:下載與付款。
3. 會員48小時內(nèi)下載同一文件,不重復(fù)扣金幣。
4. 下載后請用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請看常見問題解答。
下載地址:
|
|
相關(guān)畢業(yè)論文(設(shè)計) |
|
推薦畢業(yè)論文(設(shè)計) |
|
|
|
|