基于Verilog HDL交通燈控制系統(tǒng)設(shè)計
|
資料類別
|
電子電工畢業(yè)論文(設(shè)計) |
|
課程(專業(yè))
|
電子信息工程 |
關(guān)鍵詞
|
Verilog HDL|CPLD |
適用年級
|
大學(xué) |
身份要求
|
普通會員 |
金 幣
|
60 。金幣如何獲得?) |
文件格式
|
word |
文件大小
|
572K |
發(fā)布時間
|
2017-11-01 19:44:00 |
預(yù)覽文件
|
0939799.png(只能預(yù)覽部分內(nèi)容) |
下載次數(shù)
|
3 |
發(fā)布人 |
kj008 |
內(nèi)容簡介:
基于Verilog HDL交通燈控制系統(tǒng)設(shè)計,畢業(yè)設(shè)計,說明書共42頁,13132字,附任務(wù)書、開題報告、中期檢查表。
摘要
城市道路交叉口是城市道路網(wǎng)絡(luò)的基本節(jié)點,也是網(wǎng)絡(luò)交通流的瓶頸。交通燈是城市交通監(jiān)管系統(tǒng)的重要組成部分,對于保證機動車輛的安全行駛,維持城市道路的順暢起到了重要作用。而交通信號控制的目的是為城市道路交叉口(或交通網(wǎng)絡(luò))提供安全可靠和有效的交通流,通常最為常用的原則是車輛在交叉口的通過量最大或車輛在交叉口的延誤最小。
本論文主要介紹以目前應(yīng)用較為廣泛的Verilog HDL硬件描述語言,實現(xiàn)對路口交通燈系統(tǒng)的控制器的硬件電路描述。這種硬件電路描述在Altera公司的EDA軟件平臺MAX+PLUSⅡ環(huán)境下通過了編譯、仿真、并下載到CPLD器件上進(jìn)行編程制作,實現(xiàn)了交通燈系統(tǒng)的控制過程。利用CPLD的可重復(fù)編程和在動態(tài)系統(tǒng)重構(gòu)的特性,大大地提高了數(shù)字系統(tǒng)設(shè)計的靈活性和通用性。
關(guān)鍵詞:Verilog HDL;CPLD;交通燈控制器;仿真
目錄
摘要 III
Abstract IV
第一章 緒論 1
1.1 交通燈簡介 1
1.2 基于Verilog HDL交通燈控制的優(yōu)點 2
第二章 CPLD及Verilog HDL介紹 4
2.1 CPLD介紹 4
2.2 Verilog HDL介紹 6
2.3 仿真軟件 9
2.4 仿真流程 10
第三章 交通信號控制電路的功能及實現(xiàn)原理 12
3.1 交通信號控制電路的功能分析 12
3.2 交通信號控制電路實現(xiàn)原理 12
第四章 交通控制電路的Verilog HDL的設(shè)計實現(xiàn) 15
4.1 分頻模塊 15
4.2 控制模塊 15
4.3 定時模塊 16
4.4 計數(shù)模塊 17
4.5 計數(shù)器控制模塊 17
4.6 譯碼模塊 18
4.7 緊急模塊 19
第五章 總結(jié)與展望 20
5.1 開發(fā)難點與解決技巧 20
5.2 系統(tǒng)說明與總結(jié) 20
5.3 展望 21
參考文獻(xiàn) 22
附錄 23
致謝 37
相關(guān)說明:
1. 如您下載的資料不止一份,建議您注冊成為本站會員。會員請登錄后下載。
2. 會員購買金幣50元以下,0.7元/個,50元以上,0.5元/個。具體請看:下載與付款。
3. 會員48小時內(nèi)下載同一文件,不重復(fù)扣金幣。
4. 下載后請用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請看常見問題解答。
下載地址:
|
|
相關(guān)畢業(yè)論文(設(shè)計) |
|
推薦畢業(yè)論文(設(shè)計) |
|
|
|
|