數(shù)字電壓表設(shè)計與實現(xiàn)
|
資料類別
|
電子電工畢業(yè)論文(設(shè)計) |
|
課程(專業(yè))
|
電子技術(shù) |
關(guān)鍵詞
|
FPGA|VHDL |
適用年級
|
大學(xué) |
身份要求
|
普通會員 |
金 幣
|
40 。金幣如何獲得?) |
文件格式
|
word |
文件大小
|
512K |
發(fā)布時間
|
2018-03-06 09:02:00 |
預(yù)覽文件
|
無 |
下載次數(shù)
|
1 |
發(fā)布人 |
kj008 |
內(nèi)容簡介:
數(shù)字電壓表設(shè)計與實現(xiàn),畢業(yè)設(shè)計,說明書共46頁,17800字。
[摘要] 系統(tǒng)基于EDA技術(shù)的智能數(shù)字電壓表實現(xiàn),以現(xiàn)場可編程門陣列(FPGA)為設(shè)計核心,集成于一片ALTERA公司的CycloneⅢ系列芯片EP3C55F484C8上,在ISE環(huán)境下采用超高速硬件描述語言(VHDL)模塊化編程,實現(xiàn)了電壓的數(shù)據(jù)采集、轉(zhuǎn)換、處理、顯示等功能。其中EDA設(shè)計語言中的VHDL語言是一種快速的電路設(shè)計工具,功能涵蓋了電路描述、電路合成、電路仿真等三大電路設(shè)計工作。本數(shù)字電壓表的電路設(shè)計正是用VHDL語言完成的。此次設(shè)計主要應(yīng)用的軟件是美國ALTERA公司自行設(shè)計的Quartus II。
本次所設(shè)計的電壓表的測量范圍是0~5V,精度為0.02V。此電壓表的設(shè)計特點為:通過軟件編程下載到硬件實現(xiàn),設(shè)計周期短,開發(fā)效率高。
[關(guān)鍵詞] FPGA VHDL 數(shù)字電壓表 AD轉(zhuǎn)換
目錄
1引言 1
2 設(shè)計方案及工作原理 1
2.1控制模塊方案的比較 1
2.2 AD轉(zhuǎn)換方案的比較 3
2.3顯示器方案的比較 3
2.4總體方案設(shè)計 4
3 系統(tǒng)的基本原理 5
4單元模塊設(shè)計 5
4.1 A/D轉(zhuǎn)換部分 5
4.2 FPGA模塊 9
4.3顯示模塊 9
5.軟件設(shè)計 9
5.1軟件及編程語言簡介 9
5.2 VHDL設(shè)計流程圖 10
5.3 模塊的功能 11
5.4子模塊程序和仿真波形圖 12
5.5 整體電路圖及波形仿真 21
6硬件調(diào)試及下載 22
6.1 硬件調(diào)試 22
6.2 下載 23
6.3 FPGA和外設(shè)的連接 24
7 系統(tǒng)調(diào)試 25
7.1 設(shè)計及仿真調(diào)試使用設(shè)備 25
7.2 調(diào)試方法 25
7.3 調(diào)試結(jié)果 25
致謝 26
參考文獻(xiàn) 27
附錄 28
相關(guān)說明:
1. 如您下載的資料不止一份,建議您注冊成為本站會員。會員請登錄后下載。
2. 會員購買金幣50元以下,0.7元/個,50元以上,0.5元/個。具體請看:下載與付款。
3. 會員48小時內(nèi)下載同一文件,不重復(fù)扣金幣。
4. 下載后請用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請看常見問題解答。
下載地址:
|
|
相關(guān)畢業(yè)論文(設(shè)計) |
|
推薦畢業(yè)論文(設(shè)計) |
|
|
|
|