基于VHDL的FIR濾波器設(shè)計(jì)
|
資料類別
|
電子電工畢業(yè)論文(設(shè)計(jì)) |
|
課程(專業(yè))
|
電子技術(shù) |
關(guān)鍵詞
|
FIR濾波器|FPGA |
適用年級
|
大學(xué) |
身份要求
|
普通會員 |
金 幣
|
40 。金幣如何獲得?) |
文件格式
|
word |
文件大小
|
418K |
發(fā)布時間
|
2018-08-15 10:12:00 |
預(yù)覽文件
|
無 |
下載次數(shù)
|
0 |
發(fā)布人 |
kj008 |
內(nèi)容簡介:
基于VHDL的FIR濾波器設(shè)計(jì),畢業(yè)論文,共37頁,7272字。
摘要:常用的實(shí)時數(shù)字信號處理的器件有可編程的數(shù)字信號處理(DSP)芯片(如AD系列、TI系列)、專用集成電路(ASIC)、現(xiàn)場可編程門陣列(FPGA)等。
有限長沖擊響應(yīng)(FIR)濾波器,由于FIR系統(tǒng)只有零點(diǎn)、系統(tǒng)穩(wěn)定,便于實(shí)現(xiàn)FFT(快速傅里葉變換)算法、運(yùn)算速度快、線性相位的特性和設(shè)計(jì)更為靈活等突出優(yōu)點(diǎn)而在工程實(shí)際中獲得廣泛應(yīng)用,屬于數(shù)字信號處理的基本模塊之一。本論文對基于FPGA的FIR數(shù)字濾波器實(shí)現(xiàn)進(jìn)行了研究,所做的主要工作如下:
1.介紹了FIR數(shù)字濾波器的基本理論和FPGA的基本概況,以及FPGA設(shè)計(jì)流程、設(shè)計(jì)指導(dǎo)原則和常用的設(shè)計(jì)指導(dǎo)思想與技巧。
2.以FIR數(shù)字濾波器的基本理論為依據(jù),使用分布式算法為濾波器的硬件實(shí)現(xiàn)算法,并對其進(jìn)行了詳細(xì)的討論。
3.設(shè)計(jì)出一個16階低通線性相位FIR濾波器實(shí)例。設(shè)計(jì)使用VHDL語言通過Quartus II軟件進(jìn)行仿真。
關(guān)鍵詞: FIR濾波器 FPGA QuartusII Matlab VHDL
目錄
1 前言 1
1.1 課題背景及意義 1
1.2 課題主要研究內(nèi)容 2
1.3 FPGA介紹 2
1.4 工作平臺介紹 3
1.4.1 MATLAB 3
1.4.2 Quartus II 3
2 FIR濾波器原理 4
2.1 FIR濾波器概念 4
2.2 FIR濾波器特點(diǎn) 4
2.3 FIR濾波器工作原理 4
3 方案分析及計(jì)算 6
3.1 FIR濾波器方案設(shè)計(jì) 6
3.1.1 分布式 7
3.1.2 直接型 7
3.2 FIR濾波器結(jié)構(gòu) 7
3.3 基于Matlab的FIR濾波器系數(shù)計(jì)算 8
4 基于VHDL的FIR濾波器的設(shè)計(jì)及仿真實(shí)現(xiàn) 12
4.1 寄存器模塊 12
4.2 加法器模塊 13
4.3 減法器模塊 15
4.4 乘法器模塊 18
5 仿真 19
6 結(jié)論 20
參 考 文 獻(xiàn) 22
附 錄 23
附錄A FIR原理圖 23
附錄B 代碼 24
致 謝 31
本科生畢業(yè)設(shè)計(jì)成績評定表
相關(guān)說明:
1. 如您下載的資料不止一份,建議您注冊成為本站會員。會員請登錄后下載。
2. 會員購買金幣50元以下,0.7元/個,50元以上,0.5元/個。具體請看:下載與付款。
3. 會員48小時內(nèi)下載同一文件,不重復(fù)扣金幣。
4. 下載后請用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請看常見問題解答。
下載地址:
|
|
相關(guān)畢業(yè)論文(設(shè)計(jì)) |
|
推薦畢業(yè)論文(設(shè)計(jì)) |
|
|
|
|