基于FPGA的數(shù)字調(diào)制器的實(shí)現(xiàn)
|
資料類別
|
電子電工畢業(yè)論文(設(shè)計(jì)) |
|
課程(專業(yè))
|
電子信息科學(xué)與技術(shù) |
關(guān)鍵詞
|
數(shù)字調(diào)制器|FPGA |
適用年級(jí)
|
大學(xué) |
身份要求
|
普通會(huì)員 |
金 幣
|
80 。金幣如何獲得?) |
文件格式
|
word |
文件大小
|
1568K |
發(fā)布時(shí)間
|
2008-03-02 20:23:00 |
預(yù)覽文件
|
無(wú) |
下載次數(shù)
|
6 |
發(fā)布人 |
kj008 |
內(nèi)容簡(jiǎn)介:
畢業(yè)論文 基于FPGA的數(shù)字調(diào)制器的實(shí)現(xiàn),共68頁(yè),25031字
摘要
本文實(shí)現(xiàn)了基于FPGA技術(shù)的多種數(shù)字調(diào)制器。該系統(tǒng)能實(shí)現(xiàn)10種不同調(diào)制方式,包括2ASK、BPSK、BFSK、QPSK、DQPSK、π/4-DQPSK、OQPSK、16QAM、MSK、GMSK。同時(shí)還可作為由MCU控制的任意波形發(fā)生器。
首先,本文介紹了數(shù)字調(diào)制技術(shù)的發(fā)展及多種數(shù)字調(diào)制技術(shù)的原理,給出了基于FPGA的數(shù)字調(diào)制器的實(shí)現(xiàn)原理及方法;然后在完成了DDS模塊設(shè)計(jì)的基礎(chǔ)上,實(shí)現(xiàn)了多種數(shù)字調(diào)制器的軟件設(shè)計(jì),并進(jìn)行了硬件平臺(tái)原理圖和PCB圖的繪制。最后給出了本系統(tǒng)的測(cè)試結(jié)果,并對(duì)結(jié)果進(jìn)行分析;鶐盘(hào)速率可以從512bps到3.84Mbps選擇,滿足與目前多種設(shè)備的基帶信號(hào)接口的要求。載波頻率最高可達(dá)20MHZ,頻率分辨率為0.0002Hz。通過(guò)實(shí)際運(yùn)行和測(cè)試,功能和技術(shù)指標(biāo)均滿足要求。
本系統(tǒng)集FPGA和DDS技術(shù)優(yōu)勢(shì)于一身,可任意設(shè)置已調(diào)信號(hào)的頻率、相位和幅度,轉(zhuǎn)換時(shí)間為納秒級(jí),具有很高的轉(zhuǎn)換精度和較低的相位噪聲;同時(shí)還具有速度快、穩(wěn)定性高、電路結(jié)構(gòu)簡(jiǎn)單、通用性好,成本低、體積小等諸多優(yōu)點(diǎn)。
關(guān)鍵詞:數(shù)字調(diào)制器;FPGA;直接數(shù)字頻率合成
相關(guān)說(shuō)明:
1. 如您下載的資料不止一份,建議您注冊(cè)成為本站會(huì)員。會(huì)員請(qǐng)登錄后下載。
2. 會(huì)員購(gòu)買金幣50元以下,0.7元/個(gè),50元以上,0.5元/個(gè)。具體請(qǐng)看:下載與付款。
3. 會(huì)員48小時(shí)內(nèi)下載同一文件,不重復(fù)扣金幣。
4. 下載后請(qǐng)用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問(wèn)題,請(qǐng)看常見(jiàn)問(wèn)題解答。
下載地址:
|
|
相關(guān)畢業(yè)論文(設(shè)計(jì)) |
|
推薦畢業(yè)論文(設(shè)計(jì)) |
|
|
|
|