《VHDL語言》課程設計 兵基于FPGA的多功能信號發(fā)生器
|
資料類別
|
電子電工畢業(yè)論文(設計) |
|
課程(專業(yè))
|
VHDL語言 |
關(guān)鍵詞
|
FPGA|多功能信號發(fā)生器 |
適用年級
|
大學 |
身份要求
|
普通會員 |
金 幣
|
60 。金幣如何獲得?) |
文件格式
|
word |
文件大小
|
77K |
發(fā)布時間
|
2008-04-05 19:18:00 |
預覽文件
|
無 |
下載次數(shù)
|
9 |
發(fā)布人 |
kj008 |
內(nèi)容簡介:
《VHDL語言》課程設計 兵基于FPGA的多功能信號發(fā)生器,共13頁,3489字
前言
在《VHDL語言》課程設計中,經(jīng)過石老師的指導與講述,我組三名同學經(jīng)過討論最終決定設計一多功能信號發(fā)生器,實現(xiàn)4種常見波形正弦波、三角波、鋸齒波、方波的功能。并且輸出信號的頻率范圍為100Hz~200KHz,輸出頻率可以調(diào)節(jié);可以存儲任意波形特征數(shù)據(jù)并能重現(xiàn)該波形,還可完成各種波形的線形疊加輸出,具有顯示輸出波形、頻率的功能。
通過運用VHDL語言編程,通過運用軟件Quartus II 6.0,逐漸掌握EDA的用法,熟練步驟,對以后的學習與工作做了很好的鋪墊;剖析整個系統(tǒng)運行的步驟與工作原理,從而完成對整個設計的理論分析任務,以次來指導其它設計過程;硬件電路設計主要是設計相關(guān)模塊的設計思想的可視化,是相關(guān)模塊的電路圖的匯總和其相關(guān)仿真波形的集錦,該部分條理清晰,思路明確,從中我們可以清晰地看到該設計方案的具體模塊和整個設計的原理結(jié)構(gòu)實圖;程序設計這一部分主要闡述該設計的設計方法與設計思想,進一步從軟件設計上揭示設計構(gòu)思,主要包含了整個設計所用到的模塊的硬件描述語言的設計,通過這一部分的學習,對《VHDL語言》的設計方法有了進一步的學習,對其相關(guān)語言設計規(guī)范有了更深層次的掌握,能夠更加熟練的做一些編程設計。
最后通過設計了解到基于PLD的EDA技術(shù)的發(fā)展和應用領域不斷的擴大與深入EDA技術(shù)在電子信息、通信、自動控制及計算機應用等領域的重要性日益突出。隨著技術(shù)市場與人才市場對EDA技術(shù)的需求不斷提高,產(chǎn)品的市場效率和技術(shù)要求也將會影響到教學與科研領域,因此這一次課程設計的開展很好的把握住了教學的改革方向,更好的鍛煉了學生理論聯(lián)系實踐的能力。
此次課程設計對我在EDA技術(shù)的學習中有著很重要的影響,通過實驗我們非常充分的運用了實驗室的器材,發(fā)揮團隊精神,不畏困難,根據(jù)自己所學的EDA知識,認真的分析了老師要求的設計任務,明確了設計思路,我們齊心努力下成功的完成了多功能信號發(fā)生器的設計,對EDA技術(shù)的運用有了深一層的認識,對VHDL程序語言設計有了更深的理解,并熟練掌握了杭州康芯硬件結(jié)構(gòu)動態(tài)可配置型EDA+SOPC試驗箱、北京達盛公司全開方式EDA+SOPC試驗箱、北京達盛公司MAX7128試驗箱的用法。
相關(guān)說明:
1. 如您下載的資料不止一份,建議您注冊成為本站會員。會員請登錄后下載。
2. 會員購買金幣50元以下,0.7元/個,50元以上,0.5元/個。具體請看:下載與付款。
3. 會員48小時內(nèi)下載同一文件,不重復扣金幣。
4. 下載后請用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請看常見問題解答。
下載地址:
|
|
相關(guān)畢業(yè)論文(設計) |
|
推薦畢業(yè)論文(設計) |
|
|
|
|