高速板設計技術(High Speed Board Design)電子書
|
資料類別
|
電子電工軟件圖書 |
|
課程(專業(yè))
|
高速板設計技術 |
關鍵詞
|
電源分配網(wǎng)絡|高速板設計技術 |
適用年級
|
大學 |
身份要求
|
普通會員 |
金 幣
|
0 (金幣如何獲得?) |
文件格式
|
pdf |
文件大小
|
717K |
發(fā)布時間
|
2011-11-06 11:03:00 |
預覽文件
|
無 |
下載次數(shù)
|
4 |
發(fā)布人 |
kj008 |
內(nèi)容簡介:
高速板設計技術(High Speed Board Design)
1. 電源分配 3
1.1 電源分配網(wǎng)絡作為動力源 3
1.1.1 阻抗的作用 3
1.1.2 電源總線法vs 電源位面法 4
1.1.3 線路噪聲過濾 5
1.1.4 旁路電容的放置 8
1.2 電源分配網(wǎng)絡作為信號回路 9
1.2.1 自然的信號返回線路 9
1.2.2 總線vs 信號回路平面 10
1.3 設計板面應考慮電源分配 10
1.3.1 當心電源層割縫 11
1.3.1.1 地線電纜的有效性 11
1.3.1.2 分離模擬電源平面與數(shù)據(jù)電源平面 12
1.3.1.3 避免重疊分離的板平面 12
1.3.1.4 隔開敏感元件 12
1.3.1.5 隔開敏感元件將電源總線靠近信號線 12
2. 傳輸信號線
2.1 傳輸線分類 14
2.1.1 對帶狀線來說: 14
2.1.2 對微波傳輸線: 15
2.2 計算分散的負載 15
2.3 反射 16
2.4 反射定量化 18
2.5 傳輸線布局法則 25
2.5.1 避免斷點 25
2.5.2 不要使用STUB 和TS 26
3. 色度亮度干擾 26
3.1 電容性干擾 26
3.2 電感性干擾 28
2
3.2.1 線圈的尺寸和緊密程度 29
3.2.2 負載阻抗 29
3.3 干擾解決方法總結(jié) 29
4.電磁干擾(EMI) 30
4.1 環(huán)路(LOOPS) 30
4.2 過濾(FILTERING) 30
4.2.1 EMI 過濾器 30
4.2.2 鐵氧體噪聲干擾抑制器(ferrite noise suppressors) 31
4.3 設備速度 32
總結(jié)
相關說明:
1. 如您下載的資料不止一份,建議您注冊成為本站會員。會員請登錄后下載。
2. 會員購買金幣50元以下,0.7元/個,50元以上,0.5元/個。具體請看:下載與付款。
3. 會員48小時內(nèi)下載同一文件,不重復扣金幣。
4. 下載后請用WinRAR或 WinZIP解壓縮后使用。
5. 如仍有其他下載問題,請看常見問題解答。
下載地址:
|
|
|